คำถามติดแท็ก serpentine-trace

2
ทำไมจึงเลื้อยบนแทร็ก PCB?
ฉันได้อ่านบทความ ( TheMagPi eMagazine ) ที่เกี่ยวข้องกับ Raspberry Pi; "กล่อง ARM GNU / Linux ราคา $ 25" ในบทความหน้า 17 ที่ด้านล่างจะแสดงพื้นที่บน Pi ที่แทร็กซิกแซกถัดจากพื้นที่ตรงด้วยข้อความคำอธิบาย: "wiggles" ในแทร็กให้แน่ใจว่าสัญญาณถูกจับคู่ด้วยระบบไฟฟ้าลดการรบกวนและความล่าช้าของสัญญาณ สิ่งนี้สำคัญอย่างยิ่งสำหรับข้อมูลวิดีโอความเร็วสูงและสัญญาณ HDMI ฉันมีความรู้ที่ จำกัดมากเกี่ยวกับวิศวกรรมไฟฟ้าดังนั้นบางทีนี่อาจเป็นคำถามที่ง่ายมาก แต่ทำไมคุณถึงรวม 'wiggles' เหล่านี้ในการออกแบบ PCB ฉันรู้ว่าคำพูดนั้นให้คำตอบและฉันก็เข้าใจจุดรบกวนเนื่องจากปัญหาเกี่ยวกับสายไฟและสายโคแอกเซียลซึ่งอยู่ติดกัน แต่ฉันขอขอบคุณสิ่งที่สมมติว่ามีความรู้น้อยมากที่อธิบายว่าทำไมคุณถึงได้รับปัญหา ช่วยให้วิกผม ตัวอย่างเช่นทำไมบอร์ดไม่ได้ครอบคลุมในการเลื้อย

2
วัตถุประสงค์ของร่องรอย PCB รูปคลื่น
ในการออกแบบ PCB บางครั้งร่องรอยเฉพาะจะถูกกำหนดเส้นทางด้วยวิธีแปลก ๆ สิ่งนี้อาจเกี่ยวข้องกับการพิจารณาการออกแบบความถี่สูงและพฤติกรรมสัญญาณทั่วไปที่ฉันไม่คุ้นเคย ลองดู PCB นี้ (บางแห่งจากเว็บ) เป็นตัวอย่าง มันแสดงส่วนหนึ่งของการ์ด PCIe ที่มีการกำหนดเส้นทาง SATA และ RAM2 DDR2: ฉันเน้น 4 ส่วนที่มีคุณสมบัติเป็นเค้าโครงการติดตามที่ผิดปกติ (จากมุมมองของฉัน) สิ่งที่รูปร่างเหล่านั้นควรจะบรรลุ? นักออกแบบมากับรูปแบบที่ต้องการได้อย่างไร อีกตัวอย่างของรูปคลื่นเสาอากาศเช่นการกำหนดเส้นทาง นี่ค่อนข้างหายาก แต่เห็นได้ชัดว่านักออกแบบจงใจหลีกเลี่ยงร่องรอย 45 ° ทำไม? โค้งอีกครั้งและ "ชีพจร" เดียวภายในการติดตาม สิ่งนี้จะมีผลกระทบที่สำคัญได้อย่างไร? ดังนั้นกรณีการใช้งานและประโยชน์ของเทคนิคนี้คืออะไร? ฉันต้องการพิจารณาสิ่งเหล่านั้นเมื่อทำการออกแบบ PCB ในอนาคต

1
สิ่งนี้ติดตามอย่างคร่าวๆเพื่ออะไร
มันอยู่ในขาที่ 14 ซึ่งเป็นอินพุทนาฬิกาต้นแบบ (MCLK) ของWM8761: ค่าใช้จ่ายต่ำ DAC ฉันเดาว่ามันหมายถึงการทำหน้าที่เป็นตัวเหนี่ยวนำขนาดเล็ก? แต่ทำไมคุณถึงต้องการที่อินพุตนาฬิกา

3
คำถามเกี่ยวกับรูปแบบการจับคู่ความยาวร่องรอยสำหรับสัญญาณความเร็วสูง
เพื่อนร่วมงานและฉันได้สนทนาและไม่เห็นด้วยเกี่ยวกับวิธีต่าง ๆ สัญญาณความเร็วสูงสามารถจับคู่ความยาวได้ เราไปกับตัวอย่างของรูปแบบ DDR3 สัญญาณทั้งหมดในภาพด้านล่างเป็นสัญญาณข้อมูล DDR3 ดังนั้นจึงรวดเร็วมาก เพื่อให้คุณรู้ถึงระดับของภาพแกน X ทั้งหมดของภาพคือ 5.3 มม. และแกน Y คือ 5.8 มม. อาร์กิวเมนต์ของฉันคือว่าการจับคู่ความยาวที่ทำในการติดตามกลางในรูปภาพสามารถเป็นอันตรายต่อความสมบูรณ์ของสัญญาณแม้ว่าสิ่งนี้จะขึ้นอยู่กับสัญชาตญาณ แต่ฉันไม่มีข้อมูลที่จะสำรองข้อมูลนี้ ร่องรอยที่ด้านบนและด้านล่างของภาพควรมีคุณภาพของสัญญาณดีกว่าฉันคิด แต่อีกครั้งฉันไม่มีข้อมูลที่จะคืนการอ้างสิทธิ์นี้ ฉันต้องการฟังความคิดเห็นของคุณและประสบการณ์โดยเฉพาะเกี่ยวกับสิ่งนี้ มีกฎของหัวแม่มือสำหรับความยาวที่ตรงกับร่องรอยความเร็วสูงหรือไม่? น่าเสียดายที่ฉันไม่สามารถจำลองสิ่งนี้ในเครื่องมือ SI ของเราเพราะมันมีปัญหาในการนำเข้าโมเดล IBIS สำหรับ FPGA ที่เราใช้อยู่ ถ้าฉันทำได้ฉันจะรายงานกลับ
โดยการใช้ไซต์ของเรา หมายความว่าคุณได้อ่านและทำความเข้าใจนโยบายคุกกี้และนโยบายความเป็นส่วนตัวของเราแล้ว
Licensed under cc by-sa 3.0 with attribution required.