คำถามติดแท็ก vlsi

4
ทำไมวงจรอะซิงโครนัสอย่างไม่สมบูรณ์จึงแพร่หลายมากกว่า? [ปิด]
ปิด คำถามนี้เป็นคำถามความคิดเห็นตาม ไม่ยอมรับคำตอบในขณะนี้ ต้องการปรับปรุงคำถามนี้หรือไม่ อัปเดตคำถามเพื่อให้สามารถตอบข้อเท็จจริงและการอ้างอิงได้โดยแก้ไขโพสต์นี้ ปิดให้บริการในวันที่ 11 เดือนที่ผ่านมา จากความเข้าใจของฉัน CPU ของผู้บริโภคที่ทันสมัยส่วนใหญ่นั้นใช้ตรรกะแบบซิงโครนัส แอปพลิเคชั่นความเร็วสูงบางตัว (การประมวลผลสัญญาณ ฯลฯ ) ใช้ตรรกะ ansync เพื่อความเร็วที่สูงขึ้น อย่างไรก็ตามในตลาดปัจจุบันความเร็วของผลิตภัณฑ์สำหรับผู้บริโภคเป็นหนึ่งในจุดขายหลัก (ดู AMD และ Intel) การพัฒนาของการพิมพ์หินที่ซับซ้อนมากขึ้นเร็วกว่าการใช้ตรรกะแบบอะซิงโครนัสอย่างเต็มที่หรือไม่? หรือ ansync ลอจิกซับซ้อนเกินไป / ทำไม่ได้สำหรับแอปพลิเคชัน VLSI หรือไม่

2
ชิ้นส่วนไก่ที่เหลืออยู่ในไอซีที่ผ่านการรับรองด้านอวกาศหรือไม่?
บิตไก่ "เป็นบิตบนชิปที่สามารถนำมาใช้โดยนักออกแบบที่จะปิดการใช้งานหนึ่งของคุณสมบัติของชิปถ้ามันพิสูจน์ให้เห็นผลกระทบในเชิงลบผิดพลาดหรือประสิทธิภาพการทำงาน." ส่วนประกอบตรรกะที่ผ่านการรับรองพื้นที่จะออกจากคุณลักษณะนี้หรือไม่หรือการออกแบบขั้นสุดท้าย "วิธีปฏิบัติที่ดีที่สุด" ของ IC ที่ผ่านการรับรองพื้นที่จะใช้คุณสมบัติซ้ำซ้อนที่ควบคุมโดยบิตไก่จากการตายครั้งสุดท้ายหรือไม่ ฉันเดาว่าถ้าคุณสมบัติที่มีประสิทธิภาพที่ไม่พึงประสงค์ถูกทิ้งไว้ในความตายครั้งสุดท้ายบิตของไก่อาจจะไวต่อการพลิกเล็กน้อยโดย SEE (เอฟเฟ็กของเหตุการณ์เดี่ยว) หรือผลกระทบจากรังสีอื่น ๆ ดังนั้นจึงเสี่ยงต่อการเปิดใช้งาน คุณสมบัติและอาจส่งผลกระทบต่อภารกิจในอวกาศ

1
ความแตกต่างที่แม่นยำระหว่างกระบวนการ DRAM และ CMOS
มีคำถามสองสามข้อที่พูดถึงความแตกต่างระหว่างกระบวนการ CMOS มาตรฐานและการผลิต DRAM: เหตุใดไมโครคอนโทรลเลอร์จึงมี RAM น้อยมาก พวกเขารวมตรรกะในกระบวนการ DRAM ในขณะที่ผลิต SDRAM อย่างไร ความแตกต่างอะไรกันแน่หรือนี่เป็นความลับทางการค้าโดยสิ้นเชิง? ฉันต้องการคำตอบโดยละเอียดสำหรับคนที่มีความเข้าใจระดับสูงโดยทั่วไปเกี่ยวกับกระบวนการพิมพ์หิน
10 cmos  vlsi  dram 
โดยการใช้ไซต์ของเรา หมายความว่าคุณได้อ่านและทำความเข้าใจนโยบายคุกกี้และนโยบายความเป็นส่วนตัวของเราแล้ว
Licensed under cc by-sa 3.0 with attribution required.